Mostrar el registro sencillo del ítem
dc.contributor.author | Ramírez Torres, Jorge Luis | |
dc.date.accessioned | 2016-01-22T00:16:45Z | |
dc.date.available | 2016-01-22T00:16:45Z | |
dc.date.issued | 2015 | |
dc.identifier.citation | Ramírez Torres, Jorge Luis (2015). Controlador lógico programable básico con FPGA y redes neuronales. Carrera de Ingeniería en Electrónica, Automatización y Control. Universidad de las Fuerzas Armadas ESPE. Matriz Sangolquí. | es_ES |
dc.identifier.other | 048815 | |
dc.identifier.uri | http://repositorio.espe.edu.ec/handle/21000/10274 | |
dc.description.abstract | En el presente documento se estructura una RNA (Red Neuronal Artificial) en una tarjeta FPGA (Field Programmable Gate Array) XC3S500E haciendo uso del Lenguaje para Descripción y Modelado de Circuitos VHDL, para diseñar la funcionalidad de un Controlador Lógico Programable que consta de cuatro entradas digitales y una salida digital. La arquitectura de la RNA modelada sobre la tarjeta FPGA está conformada por cuatro neuronas en la capa de entrada, tres neuronas en la capa oculta y una neurona en la capa de salida. | es_ES |
dc.language.iso | spa | es_ES |
dc.publisher | Universidad de las Fuerzas Armadas ESPE. Carrera de Ingeniería en Electrónica, Automatización y Control. | es_ES |
dc.subject | SISTEMA DE CONTROL AUTOMÁTICO | es_ES |
dc.subject | REDES NEURONALES | es_ES |
dc.subject | AUTOMATIZACIÓN | es_ES |
dc.subject | PROGRAMACIÓN-MATLAB | es_ES |
dc.title | Controlador lógico programable básico con FPGA y redes neuronales | es_ES |
dc.type | bachelorThesis | es_ES |